发表于2024-11-22
新DSP技術——“達芬奇”係統、框架和組件 張起貴 9787118064018 pdf epub mobi txt 電子書 下載 2024
基本信息
書名:新DSP技術——“達芬奇”係統、框架和組件
定價:49.00元
作者:張起貴
齣版社:國防工業齣版社
齣版日期:2009-09-01
ISBN:9787118064018
字數:
頁碼:
版次:1
裝幀:平裝
開本:16開
商品重量:0.581kg
編輯推薦
內容提要
今天的個人計算機,就是明天的嵌入式SoC!采用這個理念,把麵嚮服務的架構SOA引入到異構嵌入式多核處理器,就是Tl的達芬奇技術的關鍵特點,它拓展瞭未來嵌入式SoC的一個發展方嚮。
本書從軟件工程層麵分析瞭嵌入式SoC達芬奇技術的硬件、係統、框架和組件。由淺入深地介紹瞭SoC芯片及匯編指令,硬件評估闆設計,移植操作係統,達芬奇軟件資源和搭建流媒體應用係統,嵌入式中間件和達芬奇框架,以及怎樣裝配Codec引擎、創建Codec Server和編譯Codec算法;描述瞭如何利用達芬奇框架和H,264算法組件搭建一個高質量、低成本的基於SIP的流媒體傳輸係統,這是視頻監控和視頻會議中普遍應用的部件。本書後精心提供瞭11個實驗,讀者可以聯係作者(Email:CE S Lab@163.)索取源代碼包。讀者通過這些實驗可以深入瞭解達芬奇技術本質,同時擁有瞭流媒體處理各方麵的代碼資源,從修改這些代碼齣發可以獲得各種復雜高效的流媒體應用係統。
本書介紹的嵌入式係統框架也為今後開發我國自主知識産權的多核嵌入式係統提供瞭一個研究方法。
本書可以作為高等學校電子信息專業本科畢業生就業培訓的教材,同時可作為研究生進行嵌入式係統體係架構、流媒體算法等課題的研究平颱。
目錄
章 達芬奇SoC硬件結構
1.1 ARM子係統
1.1.1 概述
1.1.2 存儲器組織
1.2 DSP子係統
1.2.1 概述
1.2.2 存儲器組織
1.2.3 DSP數據通路與控製
1.2.4 DSP中斷控製器
1.2.5 DSP斷電控製器
1.2.6 DSP帶寬管理
1.2.7 DSP存儲器保護機製
1.3 視頻處理子係統(VPSS)
1.3.1 視頻前端
1.3.2 視頻後端
1.4 係統控製模塊
1.4.1 CPLD邏輯控製模塊
1.4.2 復位電路
1.5 電源管理
1.6 外部存儲接口
1.6.1 DDR2存儲器
1.6.2 NANDFlash
1.7 外圍控製模塊
1.7.1 12C擴展GPl0模塊
1.7.2 網絡接口模塊
1.7.3 USB接口電路
1.8 音視頻模塊
1.8.1 音頻編解碼模塊
1.8.2 視頻編解碼模塊
1.9 DM6446總綫共享
1.9.1 DMSoC交換中心資源
1.9.2 EDMA5控製器
1.9.3 EDMA3數據結構
1.9.4 EDMA3參數RAM
1.9.5 連接(Linking)和鏈接(Chaining)
第2章 DM6446DSP指令集與程序設計
2.1 TMS320DM6446DSP指令集
2.1.1 Load/Store類指令
2.1.2 加減法指令
2.1.3 乘法指令
2.1.4 邏輯運算指令
2.1.5 移位指令
2.1.6 位操作指令
2.1.7 比較及判彆類指令
2.1.8 搬移指令
2.1.9 域乘法
2.1.10 軟件流水相關指令
2.1.11 程序轉移類指令
2.2 用定點DSP指令實現浮點除法
2.2.1 DM6446浮點數錶示
2.2.2 確定小數點的位置
2.2.3 浮點數與定點數的轉換
2.2.4 實現定點DSP除法
2.2.5 牛頓迭代法
2.2.6 移位相減實現浮點除法
2.2.7 移位相減法的核心代碼
2.2.8 移位減法實現雙精度除法
2.2.9 兩種方法的比較
2.3 DSP綫性匯編
2.3.1 綫性匯編概述
2.3.2 優化SATD函數
2.3.3 用綫性匯編實現SATD
2.4 其他優化方法
2.4.1 代碼編寫注意事項
2.4.2 內聯函數
2.4.3 優化編譯選項
2.4.4 存儲器的配置優化
2.4.5 Cache的性能優化
第3章 DVEVM使用指南
3.1 概述
……
第4章 DVEVM軟件設計
第5章 嵌入式操作係統引導與配置
第6章 DVSDK軟件開發套件
1章 基於DVEVM的SIP視頻監控係統
2章 Da Vinci實驗例程
附錄 本書中用到的術語及縮寫對照錶
附圖
參考文獻
作者介紹
文摘
序言
新DSP技術——“達芬奇”係統、框架和組件 張起貴 9787118064018 pdf epub mobi txt 電子書 下載