Xilinx Zynq-7000嵌入式係統設計與實現

Xilinx Zynq-7000嵌入式係統設計與實現 pdf epub mobi txt 电子书 下载 2025

何賓,張艷輝 著
想要找书就要到 求知書站
立刻按 ctrl+D收藏本页
你会得到大惊喜!!
出版社: 电子工业出版社
ISBN:9787121289958
版次:1
商品编码:11967282
包装:平装
丛书名: 电子系统EDA新技术丛书
开本:16开
出版时间:2016-06-01
用纸:胶版纸
页数:744
字数:1190000
正文语种:中文

具体描述

編輯推薦

適讀人群 :本書可以作為學習ARM Cortex-A9處理器嵌入式開發,以及Xilinx Zynq-7000 SoC 嵌入式開發的教材、工程參考用書。

? 知識全麵 本書內容涵蓋ARM Cortex-A9雙核處理器的架構、匯編指令集、片上存儲器係統、GPIO、中斷、定時器、DMA和外設等關鍵知識點。以Vivado 2015.4集成開發工具為設計平颱,全麵係統地說明瞭在Xilinx Zynq-7000 SoC平颱上實現嵌入式係統設計的方法,對裸機環境和Linux環境下的嵌入式實現流程進行瞭詳細的說明。此外,在本書中還引入Xilinx的HLS高層次綜閤工具,說明在片內硬件中使用C語言建模復雜算法的方法。

? 內容先進 在編寫本書內容時,參考瞭ARM公司大學計劃提供的Cortex-A9單核/雙核處理器的*新教學資料,以及Xilinx公司大學計劃提供的Zynq-7000 SoC嵌入式設計教學資料,力圖全麵反映全球新的嵌入式係統設計理論和實現方法。

? 實例豐富 通過大量的設計實例,以Xilinx公司Vivado 2015.4集成開發環境為平颱,基於XC7Z020 SoC器件,詳細說明Cortex-A9嵌入式係統的設計和實現方法。全書實例達到近40個,可以滿足嵌入式係統教學和自學的需求。

? 軟硬融閤 在編寫本書的過程中,特彆強調軟件硬件協同設計、協同仿真和協同調試的嵌入式係統設計新方法。同時,也突齣體現以IP核為中心的係統級軟件硬件相融閤的設計思想。


內容簡介

本書以Xilinx公司的XC7Z020 Zynq-7000 SoC器件和Xilinx新的Vivado 2015.4集成開發環境為平颱,全麵係統的介紹瞭嵌入式係統設計的完整設計流程。作者以本書為核心,構建瞭由公開視頻教學資源、設計案例代碼、教學課件、QQ交流群等學習資源,以方便廣大讀者與作者交流互動。

作者簡介

何賓 著名的嵌入式技術和EDA技術專傢,長期從事電子設計自動化方麵的教學和科研工作,與全球多傢知名的半導體廠商和EDA工具廠商大學計劃保持緊密閤作。目前已經齣版嵌入式和EDA方麵的著作近30部,內容涵蓋電路仿真、電路設計、可編程邏輯器件、數字信號處理、單片機、嵌入式係統、片上可編程係統等。典型的代錶作有《Xilinx FPGA數字設計-從門級到行為級的雙重描述》、《STC單片機原理及應用》、《Altium Designer15.0電路仿真》、《STC單片機C語言程序設計》等。

目錄

第1章Zynq-7000 SoC設計導論
1.1全可編程片上係統基礎知識
1.1.1全可編程片上係統的演進
1.1.2SoC與MCU和CPU的比較
1.1.3全可編程SoC誕生的背景
1.1.4可編程SoC係統技術特點
1.1.5全可編程片上係統中的處理器類型
1.2Zynq-7000 SoC功能和結構
1.2.1Zynq-7000 SoC産品分類及資源
1.2.2Xilinx Zynq-7000 SoC功能
1.2.3Zynq-7000 SoC處理係統PS的構成
1.2.4Zynq-7000 SoC可編程邏輯PL的構成
1.2.5Zynq-7000 SoC內的互聯結構
1.2.6Zynq-7000 SoC的供電引腳
1.2.7Zynq-7000 SoC內MIO到EMIO的連接
1.2.8Zynq-7000 SoC內為PL分配的信號
1.3Zynq-7000 SoC在嵌入式係統中的優勢
1.3.1使用PL實現軟件算法
1.3.2降低功耗
1.3.3實時減負
1.3.4可重配置計算
1.4Zynq-7000 SoC的Vivado設計流程
1.4.1Vivado的IP設計和係統級設計集成
1.4.2使用RTL或網錶的設計流程
1.4.3IP子係統設計
1.4.4嵌入式處理器硬件設計
1.4.5使用模型和高級綜閤的DSP設計
1.4.6脫離上下文的設計流程
1.4.7I/O引腳規劃和布局
1.4.8設計分析和驗證
1.4.9器件編程和硬件驗證
1.4.10部分可重配置
第2章AMBA協議規範
2.1AMBA規範概述
2.2AMBA APB規範
2.2.1AMBA APB寫傳輸
2.2.2AMBA APB讀傳輸
2.2.3AMBA APB錯誤響應
2.2.4操作狀態
2.2.5AMBA3 APB信號
2.3AMBA AHB規範
2.3.1AMBA AHB結構
2.3.2AMBA AHB操作
2.3.3AMBA AHB傳輸類型
2.3.4AMBA AHB猝發操作
2.3.5AMBA AHB傳輸控製信號
2.3.6AMBA AHB地址譯碼
2.3.7AMBA AHB從設備傳輸響應
2.3.8AMBA AHB數據總綫
2.3.9AMBA AHB傳輸仲裁
2.3.10AMBA AHB分割傳輸
2.3.11AMBA AHB復位
2.3.12關於AHB數據總綫的位寬
2.3.13AMBA AHB接口設備
2.4AMBA AXI4規範
2.4.1AMBA AXI4概述
2.4.2AMBA AXI4功能
2.4.3AMBA AXI4互聯結構
2.4.4AXI4-Lite功能
2.4.5AXI4-Stream功能
第3章Zynq-7000係統公共資源及特性
3.1時鍾子係統
3.1.1時鍾係統架構
3.1.2CPU時鍾域
3.1.3時鍾編程實例
3.1.4時鍾係統內生成電路結構
3.2復位子係統
3.2.1復位係統結構和層次
3.2.2復位流程
3.2.3復位的結果
第4章Zynq調試和測試子係統
4.1JTAG和DAP子係統
4.1.1JTAG和DAP係統功能
4.1.2JTAG和DAP係統I/O信號
4.1.3編程模型
4.1.4ARM DAP控製器
4.1.5跟蹤端口接口單元TPIU
4.1.6Xilinx TAP控製器
4.2CoreSight係統結構及功能
4.2.1CoreSight結構概述
4.2.2CoreSight係統功能
第5章Cortex-A9處理器及指令集
5.1應用處理單元概述
5.1.1基本功能
5.1.2係統級視圖
5.2ARM處理器架構發展
5.3Cortex-A9中央處理器結構
5.3.1處理器模式
5.3.2寄存器
5.3.3流水綫
5.3.4分支預測
5.3.5指令和數據對齊
5.3.6跟蹤和調試
5.4Cortex-A9處理器指令集
5.4.1指令集基礎
5.4.2數據處理操作
5.4.3存儲器指令
5.4.4分支
5.4.5飽和算術
5.4.6雜項指令
第6章Cortex-A9片上存儲器係統結構和功能
6.1L1高速緩存
6.1.1高速緩存背景
6.1.2高速緩存的優勢和問題
6.1.3存儲器層次
6.1.4高速緩存結構
6.1.5緩存策略
6.1.6寫和取緩衝區
6.1.7緩存性能和命中速度
6.1.8無效和清除緩存
6.1.9一緻性和統一性點
6.1.10Zynq-7000中Cortex-A9 L1高速緩存的特性
6.2存儲器順序
6.2.1普通、設備和強順序存儲器模型
6.2.2存儲器屬性
6.2.3存儲器屏障
6.3存儲器管理單元
6.3.1MMU功能描述
6.3.2虛擬存儲器
6.3.3轉換錶
6.3.4頁錶入口域的描述
6.3.5TLB構成
6.3.6存儲器訪問順序
6.4偵聽控製單元
6.4.1地址過濾
6.4.2SCU主設備端口
6.5L2高速緩存
6.5.1互斥 L2-L1高速緩存配置
6.5.2高速緩存替換策略
6.5.3高速緩存鎖定
6.5.4使能/禁止 L2高速緩存控製器
6.5.5RAM訪問延遲控製
6.5.6保存緩衝區操作
6.5.7在Cortex-A9和L2控製器之間的優化
6.5.8預取操作
6.5.9編程模型
6.6片上存儲器
6.6.1片上存儲器概述
6.6.2片上存儲器功能
6.7係統地址分配
6.7.1地址映射
6.7.2係統總綫主設備
6.7.3I/O外設
6.7.4SMC存儲器
6.7.5SLCR寄存器
6.7.6雜項PS寄存器
6.7.7CPU私有總綫寄存器
第7章Zynq-7000 SoC的Vivado基本設計流程
7.1創建新的工程
7.2使用IP集成器創建處理器係統
7.3生成頂層HDL並導齣設計到SDK
7.4創建應用測試程序
7.5設計驗證
7.5.1驗證前的硬件平颱準備
7.5.2設計驗證的具體實現
7.6SDK調試工具的使用
7.6.1打開前麵的設計工程
7.6.2導入工程到SDK
7.6.3建立新的存儲器測試工程
7.6.4運行存儲器測試工程
7.6.5調試存儲器測試工程
7.7SDK性能分析工具
第8章ARM GPIO的原理和控製實現
8.1GPIO模塊原理
8.1.1GPIO接口及功能
8.1.2GPIO編程流程
8.1.3I/O接口
8.1.4部分寄存器說明
8.1.5底層讀/寫函數說明
8.1.6GPIO的API函數說明
8.2Vivado環境下MIO讀/寫控製的實現
8.2.1調用底層讀/寫函數編寫GPIO應用程序
8.2.2調用API函數編寫控製GPIO應用程序
8.3Vivado環境下EMIO讀/寫控製的實現
8.3.1調用底層讀/寫函數編寫GPIO應用程序
8.3.2調用API函數編寫控製GPIO應用程序
第9章Cortex-A9異常與中斷原理及實現
9.1異常原理
9.1.1異常類型
9.1.2異常處理
9.1.3其他異常句柄
9.1.4Linux異常程序流
9.2中斷原理
9.2.1外部中斷請求
9.2.2Zynq-7000 SoC內的中斷環境
9.2.3中斷控製器的功能
9.3Vivado環境下中斷係統的實現
9.3.1Cortex-A9處理器中斷及異常初始化流程
9.3.2Cortex-A9 GPIO控製器初始化流程
9.3.3導齣硬件設計到SDK
9.3.4創建新的應用工程
9.3.5運行應用工程
第10章Cortex-A9定時器原理及實現
10.1定時器係統架構
10.1.1CPU私有定時器和看門狗定時器
10.1.2全局定時器/計數器
10.1.3係統看門狗定時器
10.1.4三重定時器/計數器
10.1.5I/O信號
10.2Vivado環境下定時器的控製實現
10.2.1打開前麵的設計工程
10.2.2創建SDK軟件工程
10.2.3運行軟件應用工程
第11章Cortex-A9 DMA控製器原理及實現
11.1DMA控製器架構
11.2DMA控製器功能
11.2.1考慮AXI交易的因素
11.2.2DMA管理器
11.2.3多通道數據FIFO(MFIFO)
11.2.4存儲器―存儲器交易
11.2.5PL外設AXI交易
11.2.6PL外設請求接口
11.2.7PL外設長度管理
11.2.8DMAC長度管理
11.2.9事件和中斷
11.2.10異常終止
11.2.11安全性
11.2.12IP配置選項
11.3DMA控製器編程指南
11.3.1啓動控製器
11.3.2執行DMA傳輸
11.3.3中斷服務例程
11.3.4寄存器描述
11.4DMA引擎編程指南
11.4.1寫微碼編程用於AXI交易的CCRx
11.4.2存儲器到存儲器傳輸
11.4.3PL外設DMA傳輸長度管理
11.4.4使用一個事件重新啓動DMA通道
11.4.5中斷一個處理器
11.4.6指令集參考
11.5編程限製
11.6係統功能之控製器復位配置
11.7I/O接口
11.7.1AXI主接口
11.7.2外設請求接口
11.8Vivado環境下DMA傳輸的實現
11.8.1DMA控製器初始化流程
11.8.2中斷控製器初始化流程
11.8.3中斷服務句柄處理流程
11.8.4導齣硬件設計到SDK
11.8.5創建新的應用工程
11.8.6運行軟件應用工程
第12章Cortex-A9安全性擴展
12.1TrustZone硬件架構
12.1.1多核係統的安全性擴展
12.1.2普通世界和安全世界的交互
12.2Zynq-7000 APU內的TrustZone
12.2.1CPU安全過渡
12.2.2CP15寄存器訪問控製
12.2.3MMU安全性
12.2.4L1緩存安全性
12.2.5安全異常控製
12.2.6CPU調試 TrustZone訪問控製
12.2.7SCU寄存器訪問控製
12.2.8L2緩存中的TrustZone支持
第13章Cortex-A9 NEON原理及實現
13.1SIMD
13.2NEON架構
13.2.1與VFP的共性
13.2.2數據類型
13.2.3NEON寄存器
13.2.4NEON指令集
13.3NEON C編譯器和匯編器
13.3.1嚮量化
13.3.2檢測NEON
13.4NEON優化庫
13.5SDK工具提供的優化選項
13.6使用NEON內聯函數
13.6.1NEON數據類型
13.6.2NEON內聯函數
13.7優化NEON匯編器代碼
13.8提高存儲器訪問效率
13.9自動嚮量化實現
13.9.1導齣硬件設計到SDK
13.9.2創建新的應用工程
13.9.3運行軟件應用工程
13.10NEON匯編代碼實現
13.10.1導齣硬件設計到SDK
13.10.2創建新的應用工程
13.10.3運行軟件應用工程
第14章Cortex-A9外設模塊結構及功能
14.1DDR存儲器控製器
14.1.1DDR存儲器控製器接口及功能
14.1.2AXI存儲器端口接口
14.1.3DDR核和交易調度器
14.1.4DDRC仲裁
14.1.5DDR控製器PHY
14.1.6DDR初始化和標定
14.1.7糾錯碼
14.2靜態存儲器控製器
14.2.1靜態存儲器控製器接口及功能
14.2.2靜態存儲器控製器和存儲器的信號連接
14.3四-SPI Flash控製器
14.3.1四-SPI Flash控製器功能
14.3.2四-SPI Flash控製器反饋時鍾
14.3.3四-SPI Flash控製器接口
14.4SD/SDIO外設控製器
14.4.1SD/SDIO控製器功能
14.4.2SD/SDIO控製器傳輸協議
14.4.3SD/SDIO控製器接口信號連接
14.5USB主機、設備和OTG控製器
14.5.1USB控製器接口及功能
14.5.2USB主機操作模式
14.5.3USB設備操作模式
14.5.4USB OTG操作模式
14.6吉比特以太網控製器
14.6.1吉比特以太網控製器接口及功能
14.6.2吉比特以太網控製器接口編程嚮導
14.6.3吉比特以太網控製器接口信號連接
14.7SPI控製器
14.7.1SPI控製器的接口及功能
14.7.2SPI控製器時鍾設置規則
14.8CAN控製器
14.8.1CAN控製器接口及功能
14.8.2CAN控製器操作模式
14.8.3CAN控製器消息保存
14.8.4CAN控製器接收過濾器
14.8.5CAN控製器編程模型
14.9UART控製器
14.9.1UART控製器接口及功能
14.10I2C控製器
14.10.1I2C速度控製邏輯
14.10.2I2C控製器的功能和工作模式
14.11ADC轉換器接口
14.11.1ADC轉換器接口及功能
14.11.2ADC命令格式
14.11.3供電傳感器報警
14.12PCI-E接口
第15章Zynq-7000內的可編程邏輯資源
15.1可編程邏輯資源概述
15.2可編程邏輯資源功能
15.2.1CLB、Slice和LUT
15.2.2時鍾管理
15.2.3塊RAM
15.2.4數字信號處理-DSP Slice
15.2.5輸入/輸齣
15.2.6低功耗串行收發器
15.2.7PCI-E模塊
15.2.8XADC(模擬-數字轉換器)
15.2.9配置
第16章Zynq-7000內的互聯結構
16.1係統互聯架構
16.1.1互聯模塊及功能
16.1.2數據路徑
16.1.3時鍾域
16.1.4連接性
16.1.5AXI ID
16.1.6寄存器概述
16.2服務質量
16.2.1基本仲裁
16.2.2高級QoS
16.2.3DDR端口仲裁
16.3AXI_HP接口
16.3.1AXI_HP接口結構及特點
16.3.2接口數據寬度
16.3.3交易類型
16.3.4命令交替和重新排序
16.3.5性能優化總結
16.4AXI_ACP接口
16.5AXI_GP接口
16.6AXI信號總結
16.7PL接口選擇
16.7.1使用通用主設備端口的Cortex-A9
16.7.2通過通用主設備的PS DMA控製器(DMAC)
16.7.3通過高性能接口的PL DMA
16.7.4通過AXI ACP的PL DMA
16.7.5通過通用AXI從(GP)的PL DMA
第17章Zynq-7000 SoC內定製簡單AXI-Lite IP
17.1設計原理
17.2定製AXI-Lite IP
17.2.1創建定製IP模闆
17.2.2修改定製IP設計模闆
17.2.3使用IP封裝器封裝外設
17.3打開並添加IP到設計中
17.3.1打開工程和修改設置
17.3.2添加定製IP到設計
17.3.3添加xdc約束文件
17.4導齣硬件到SDK
17.5建立和驗證軟件應用工程
17.5.1建立應用工程
17.5.2下載硬件比特流文件到FPGA
17.5.3運行應用工程
第18章Zynq-7000 SoC內定製復雜AXI LITE IP
18.1設計原理
18.1.1VGA IP核的設計原理
18.1.2移位寄存器IP核的設計原理
18.2定製VGA IP核
18.2.1創建定製VGA IP模闆
18.2.2修改定製VGA IP模闆
18.2.3使用IP封裝器封裝VGA IP
18.3定製移位寄存器IP核
18.3.1創建SHIFTER IP模闆
18.3.2修改定製SHIFTER IP模闆
18.3.3使用IP封裝器封裝SHIFTER IP
18.4打開並添加IP到設計中
18.4.1打開工程和修改設置
18.4.2添加定製IP到設計
18.4.3添加xdc約束文件
18.5導齣硬件到SDK
18.6建立和驗證軟件工程
18.6.1建立應用工程
18.6.2下載硬件比特流文件到FPGA
18.6.3運行應用工程
第19章Zynq-7000 AXI HP數據傳輸原理及實現
19.1設計原理
19.2構建硬件係統
19.2.1打開工程和修改設置
19.2.2添加並連接AXI DMA IP核
19.2.3添加並連接FIFO IP核
19.2.4連接DMA中斷到PS
19.2.5驗證和建立設計
19.3建立和驗證軟件工程
19.3.1導齣硬件到SDK
19.3.2創建軟件應用工程
19.3.3下載硬件比特流文件到FPGA
19.3.4運行應用工程
第20章Zynq-7000 ACP數據傳輸原理及實現
20.1設計原理
20.2打開前麵的設計工程
20.3配置PS端口
20.4添加並連接IP到設計
20.4.1添加IP到設計
20.4.2係統連接
20.4.3分配地址空間
20.5使用SDK設計和實現應用工程
20.5.1創建新的軟件應用工程
20.5.2導入應用程序
20.5.3下載硬件比特流文件到FPGA
20.5.4運行應用工程
第21章Zynq-7000軟件和硬件協同調試原理及實現
21.1設計目標
21.2ILA核原理
21.2.1ILA觸發器輸入邏輯
21.2.2多觸發器端口的使用
21.2.3使用觸發器和存儲限定條件
21.2.4ILA觸發器輸齣邏輯
21.2.5ILA數據捕獲邏輯
21.2.6ILA控製與狀態邏輯
21.3VIO核原理
21.4構建協同調試硬件係統
21.4.1打開前麵的設計工程
21.4.2添加定製IP
21.4.3添加ILA和VIO核
21.4.4標記和分配調試網絡
21.5生成軟件工程
21.6S/H協同調試
第22章Zynq-7000 SoC啓動和配置原理及實現
22.1Zynq-7000 SoC啓動過程
22.2Zynq-7000 SoC啓動要求
22.2.1供電要求
22.2.2時鍾要求
22.2.3復位要求
22.2.4模式引腳
22.3Zynq-7000 SoC內的BootROM
22.3.1BootROM特性
22.3.2BootROM頭部
22.3.3啓動設備
22.3.4BootROM多啓動和啓動分區查找
22.3.5調試狀態
22.3.6BootROM後狀態
22.4Zynq-7000 SoC器件配置接口
22.4.1描述功能
22.4.2器件配置流程
22.4.3配置PL
22.4.4寄存器概述
22.5生成SD卡鏡像文件並啓動
22.5.1SD卡與XC7Z020接口設計
22.5.2打開前麵的設計工程
22.5.3創建第一級啓動引導
22.5.4創建SD卡啓動鏡像
22.5.5從SD卡啓動引導係統
22.6生成QSPI Flash鏡像並啓動
22.6.1QSPI Flash接口
22.6.2創建QSPI Flash鏡像
22.6.3從QSPI Flash啓動引導係統
22.7Cortex-A9雙核係統的配置和運行
22.7.1構建雙核硬件係統工程
22.7.2添加並互聯IP核
22.7.3導齣硬件設計到SDK中
22.7.4設置闆級包支持路徑
22.7.5建立FSBL應用工程
22.7.6建立CPU0應用工程
22.7.7建立CPU1闆級支持包
22.7.8建立CPU1應用工程
22.7.9創建SD卡鏡像文件
22.7.10雙核係統運行和測試
22.7.11雙核係統的調試
第23章Zynq-7000 SoC內XADC原理及實現
23.1ADC轉換器接口結構
23.2ADC轉換器功能
23.2.1ADC命令格式
23.2.3供電傳感器報警
23.3XADC IP核結構及信號
23.4開發平颱上XADC接口
23.5在Zynq-7000 SoC內構建數模混閤係統
23.5.1打開前麵的設計工程
23.5.2配置PS端口
23.5.3添加並連接XADC IP到設計
23.5.4查看地址空間
23.5.5添加設計約束文件
23.5.6設計處理
23.6使用SDK設計和實現應用工程
23.6.1生成新的應用工程
23.6.2導入應用程序
23.6.3下載硬件比特流文件到FPGA
23.6.4運行應用工程
第24章Linux開發環境的構建
24.1構建虛擬機環境
24.2安裝和啓動Ubuntu14.04客戶機操作係統
24.2.1新添加兩個磁盤
24.2.2設置CD/DVD(SATA)
24.2.3安裝Ubuntu14.04
24.2.4更改Ubuntu14.04操作係統啓動設備
24.2.5啓動Ubuntu14.04操作係統
24.2.6添加搜索鏈接資源
24.3安裝FTP工具
24.3.1Windows操作係統下LeapFTP安裝
24.3.2Ubuntu操作係統環境下FTP安裝
24.4安裝和啓動SSH和git組件
24.4.1安裝和啓動SSH組件
24.4.2安裝和git組件
24.5安裝交叉編譯器環境
24.5.1安裝32位支持工具包
24.5.2安裝和設置SDK 2015.4工具
24.6安裝和配置Qt集成開發工具
24.6.1Qt集成開發工具功能
24.6.2構建PC平颱Qt環境
24.6.3構建ARM平颱Qt環境
第25章構建Zynq-7000 SoC內Ubuntu硬件運行環境
25.1建立新的設計工程
25.2添加IP核路徑
25.3構建硬件係統
25.3.1添加和配置ZYNQ7 IP
25.3.2添加和配置VDMA IP
25.3.3添加和配置AXI Display Controller IP
25.3.4添加和配置HDMI Transmitter IP核
25.3.5添加和配置VGA IP核
25.3.6連接用戶自定義IP核
25.3.7添加和配置Processor System Reset IP核
25.3.8連接係統剩餘部分
25.4添加設計約束文件
25.5導齣硬件文件
第26章構建Zynq-7000 SoC內Ubuntu軟件運行環境
26.1u-boot原理及實現
26.1.1下載u-boot源碼
26.1.2u-boot版文件結構
26.1.3u-boot工作模式
26.1.4u-boot啓動流程
26.1.5編譯u-boot
26.1.6鏈接腳本文件結構
26.2內核結構及編譯
26.2.1內核結構
26.2.2下載Linux內核源碼
26.2.3內核版本
26.2.4內核係統配置
26.2.5Bootloader啓動過程
26.2.6Linux內核啓動過程
26.2.7編譯內核
26.3設備樹原理及實現
26.3.1設備樹概述
26.3.2設備樹數據格式
26.3.3設備樹的編譯
26.4文件係統原理及下載
26.5生成Ubuntu啓動鏡像
26.5.1生成FSBL文件
26.5.2生成BOOT.BIN啓動文件
26.5.3製作SD卡
26.5.4復製BOOT.BIN文件
26.5.5復製編譯後的內核文件
26.5.6復製編譯後的設備樹文件
26.5.7復製文件係統
26.6啓動Ubuntu操作係統
第27章Linux環境下簡單字符設備驅動程序的開發
27.1驅動程序的必要性
27.2Linux操作係統下的設備文件類型
27.3Linux驅動的開發流程
27.4驅動程序的結構框架
27.4.1加載和卸載驅動函數模塊
27.4.2字符設備中重要的數據結構和函數
27.5編寫Makefile文件
27.6編譯驅動程序
27.7編寫測試程序
27.8運行測試程序
第28章Linux環境下包含中斷機製驅動程序的開發
28.1設計原理
28.2編寫包含中斷處理的驅動代碼
28.2.1驅動程序頭文件
28.2.2驅動的加載和卸載函數
27.2.3file_operations初始化
28.3編寫Makefile文件
28.4編譯驅動程序
28.5測試驅動程序
第29章Linux環境下圖像處理係統的構建
29.1係統整體架構和功能
29.2OV5640攝像頭性能
29.2.1攝像頭捕獲模塊的硬件
29.2.2SCCB接口規範
29.2.3寫攝像頭模組寄存器操作
29.2.4讀攝像頭模組寄存器操作
29.2.5攝像頭初始化流程
29.3Vivado HLS實現拉普拉斯算子濾波算法的設計
29.3.1Vivado HLS工具的性能和優勢
29.3.2拉普拉斯算法與HDL之間的映射
29.4圖像處理係統的整體構建
29.5圖像處理係統軟件的設計
29.5.1Ubuntu桌麵係統的構建
29.5.2Qt圖像處理程序的開發
29.6嵌入式圖像處理係統測試

前言/序言

序言


本書是在作者已經齣版的《Xilinx All Programmable Zynq-7000 SoC設計指南》一書的基礎上進行大幅度修訂而成的。在本書修訂的過程中,汲取瞭廣大讀者的參考意見。修訂後本書的特色主要包含:


(1)本書大幅度增加瞭ARM Cortex-A9基本知識的講解,包括指令集、處理器架構等方麵的內容,降低讀者閱讀本書的入門門檻;


(2)本書大幅度增加瞭ARM Cortex-A9應用和設計實例,包括MIO和EMIO、定時器、中斷、DMA、NEON等,幫助讀者進一步全麵掌握ARM Cortex-A9處理器的使用方法;


(3)本書開發環境使用瞭Xilinx最新的Vivado2015.4集成開發環境,使得本書能反映齣Vivado集成開發環境的最新特性;


(4)本書大幅度增加瞭Ubuntu操作係統在嵌入式係統中的應用實例,使得讀者係統掌握Ubuntu構建、驅動程序開發,以及Qt應用程序開發的全部流程。


在修訂本書的過程中,有更多新的體會,在此願意與廣大讀者分享。


(1)Xilinx推齣的Zynq-7000 SoC器件是異構架構的典型代錶,即把專用的嵌入式ARM Cortex-A9雙核處理器和通用的大規模現場可編程門陣列FPGA結閤在單個芯片中,將專用處理器的串行執行和FPGA的並行執行完美結閤,為解決未來大數據處理、人工智能等復雜高性能算法處理鋪平瞭道路。


(2)新的設計工具的推齣,比如Vivado HLS,SDSOC等,更加注重嵌入式係統的係統級建模,對未來設計方法將産生深遠的影響。通過HLS工具,用戶隻需要編寫C語言代碼,就可以讓工具自動轉換和生成HDL代碼,顯著地提高瞭設計效率,縮短瞭開發周期。


(3)隨著異構架構和片上係統技術的不斷發展,協同設計、協同仿真和協同調試將成為未來嵌入式係統開發者必須具備的品質。所謂的協同,要求設計者必須同時掌握軟件和硬件知識,這與傳統上軟件和硬件分離的設計方法有著本質的區彆。


(4)特彆值得一提的是,在2016年初Xilinx最新量産的Zynq UltraScale+ MPSoC采用瞭颱積電的16nm工藝,將ARM的Cortex-A53四核處理器、ARM的Cortex-R5雙核處理器、ARM的Mali-400 MP2 GPU及超大規模FPGA資源集成在單芯片中,為未來高性能數據中心提供強大的支持,進一步改善瞭數據中心的處理能力,可以預見越來越多的搜索引擎公司、電商平颱及互聯網企業等都會使用這種平颱加速海量數據的處理。


(5)由於半導體技術的不斷發展,使得電子係統從傳統的PCB闆級進化到瞭芯片級,這對嵌入式係統的小型化、低功耗和可靠性的改善都提供瞭強大的保障,這也是未來嵌入式係統發展的潮流。


本書在修訂的過程中,突齣體現ARM的嵌入式和Xilinx最新的Vivado設計工具,所涵蓋的內容是作者所齣版圖書中最多的,全書內容達到29章之多。在編排本書內容時,分成下麵幾大部分。


(1)設計導論是本書中最基礎的內容,目的要介紹Zynq-7000 SoC的架構、優勢、設計方法,以及Vivado2015.4集成開發環境流程。


(2)ARM AMBA規範是讀者理解和掌握ARM Cortex-A9架構必須要知道的基本知識,掌握這些知識對於讀者能順利學習本書後續章節非常關鍵。


(3)係統介紹Zynq-7000 SoC內PS所有功能部件的原理及使用方法,內容包括:Cortex-A9處理器架構、Cortex-A9指令集、片上存儲器係統、設計流程、MIO/EMIO操作、中斷和異常、定時器、DMA、安全性擴展、NEON、外設模塊。


(4)係統介紹Zynq-7000 SoC內PL的資源及Zynq-7000 SoC內的互聯結構,使得讀者可以清楚地瞭解並掌握在異構架構下,Cortex-A9專用處理器與PL內定製外設實現滿足不同要求的連接方法。


(5)係統介紹在Zynq-7000 SoC內PL通過GP、HP和ACP,構建不同定製外設,滿足不同數據處理和傳輸性能要求的方法。


(6)係統介紹基於Ubuntu操作係統構建嵌入式係統的方法,包括:Linux開發環境的構建、Zynq-7000 SoC內Ubuntu硬件運行環境的構建、Zynq-7000 SoC內Ubuntu軟件運行環境的構建、驅動程序的開發以及基於Ubuntu構建圖形處理係統。


在編寫本書的過程中,特彆感謝Xilinx公司大中華區大學計劃經理陸傢華、ARM公司亞太區大學計劃經理陳煒、Xilinx公司亞太區傳媒經理張俊偉給予的大力支持和幫助,也感謝Xilinx公司各位熱心的技術支持給予的無私幫助。集寜師範學院物理係聶陽老師參與編寫本書的第1-3章,作者的研究生張艷輝幫助作者設計和驗證本書所有章節的設計案例,研究生李寶隆編寫瞭本書第4-5章的內容,本科生湯宗美參與整理並編寫瞭本書所有配套的教學資源。在本書齣版的過程中,得到電子工業齣版社領導和編輯的大力支持和幫助,在此也一並嚮他們錶示感謝。




何賓2016年5 月於北京




學 習 說 明


Study Shows






本書提供的教學視頻、教學課件、設計文件、硬件原理圖、使用說明下載地址


北京匯眾新特科技有限公司技術支持網址:


http://www.edawiki.com


注意:所有教學課件及工程文件僅限購買本書讀者學習使用,不得以任何方式傳播!




本書作者聯絡方式


電子郵件:hb@gpnewtech.com




購買硬件事宜由北京匯眾新特科技有限公司負責


公司官網:http://www.gpnewtech.com


市場及服務支持熱綫:010-83139176, 010-83139076




用户评价

评分

还行,就是书籍内容太基础,都是抄的官方资料

评分

整本书前大半部分就是数据手册的翻译,后面给出了几个例子,讲解和注释还不咋样。而且还得与他的开发板配套,何老师这边书真的有骗钱的嫌疑,素质远不如以前的几本。其质量远不如*上米联客的ZYNQ开发板来的良心,至少历程是足够了,还有配套的视频,比较适合初学者。

评分

买了两本,希望能有收获

评分

好评,一如既往地信任京东

评分

整本书前大半部分就是数据手册的翻译,后面给出了几个例子,讲解和注释还不咋样。而且还得与他的开发板配套,何老师这边书真的有骗钱的嫌疑,素质远不如以前的几本。其质量远不如*上米联客的ZYNQ开发板来的良心,至少历程是足够了,还有配套的视频,比较适合初学者。

评分

是正版,买来学习用的,很好

评分

书不错,需要时间消化。

评分

给徒弟买的,自己也学习学习,要紧跟时代潮流

评分

还可以比较不错。。。。纯翻译UG585

相关图书

本站所有內容均為互聯網搜索引擎提供的公開搜索信息,本站不存儲任何數據與內容,任何內容與數據均與本站無關,如有需要請聯繫相關搜索引擎包括但不限於百度google,bing,sogou

© 2025 tushu.tinynews.org All Rights Reserved. 求知書站 版权所有