內容簡介
《數字邏輯(第3版)/“十三五”普通高等教育規劃教材》根據《計算機學科教學計劃》編寫。全書共9章,主要內容包括數字邏輯基礎、邏輯代數基礎、集成門電路、組閤邏輯電路、觸發器、同步時序邏輯電路、異步時序邏輯電路、硬件描述語言VerilogHDL、以及脈衝波形的産生與整形共9個方麵。
《數字邏輯(第3版)/“十三五”普通高等教育規劃教材》不僅介紹瞭數字邏輯的分析設計方法,還介紹瞭一些典型的數字電路的設計和應用方法,以及數字電路與邏輯設計的一些*新內容。
《數字邏輯(第3版)/“十三五”普通高等教育規劃教材》可作為高等院校計算機、信息、電子工程、自動控製及通信等專業的教材,也可作為成人教育相關課程的教材,並可作為相關專業科技人員的參考書。
內頁插圖
目錄
前言
第1章 數字邏輯基礎
1.1 概述
1.1.1 數字邏輯研究的對象及方法
1.1.2 數字電路的發展
1.1.3 數字電路的分類
1.2 數製及其轉換
1.2.1 進位計數製
1.2.2 數製轉換
1.3 帶符號數的代碼錶示
1.3.1 原碼及其運算
1.3.2 反碼及其運算
1.3.3 補碼及其運算
1.3.4 符號位擴展
1.4 數的定點與浮點錶示
1.5 數碼和字符的編碼
1.5.1 BCD編碼
1.5.2 可靠性編碼
1.5.3 字符編碼
1.6 本章小結
1.7 習題
第2章 邏輯代數基礎
2.1 邏輯代數的基本概念
2.1.1 邏輯代數的定義
2.1.2 邏輯代數的基本運算
2.1.3 邏輯代數的復閤運算
2.1.4 邏輯函數的錶示法和邏輯函數的關係
2.2 邏輯代數的基本定律、規則和常用公式
2.2.1 基本定律
2.2.2 重要規則
2.3 邏輯函數錶達式的形式與變換
2.3.1 邏輯函數錶達式的基本形式
2.3.2 邏輯函數錶達式的標準形式
2.3.3 邏輯函數錶達式的轉換
2.4 邏輯函數的化簡
2.4.1 代數化簡法
2.4.2 卡諾圖化簡法
2.4.3 包含無關項的邏輯函數的化簡
2.4.4 多輸齣邏輯函數的化簡
2.5 本章小結
2.6 習題
第3章 集成門電路
3.1 概述
3.2 正邏輯和負邏輯
3.3 分立元件門電路
3.3.1 與門
3.3.2 或門
3.3.3 非門
3.4 TTL邏輯門電路
3.4.1 TTL與非門
3.4.2 TTL邏輯門的外特性
3.4.3 集電極開路輸齣門(OC門)
3.4.4 三態輸齣門(TS門)
3.5 CMOS集成邏輯門電路
3.5.1 CMOS反相器(非門)
3.5.2 CMOS與非門
3.5.3 CMOS或非門
3.5.4 CMOS 三態門
3.5.5 CMOS漏極開路輸齣門(OD門)
3.5.6 CMOS傳輸門
3.6 TTL和CMOS之間的接口電路
3.6.1 用TTL門驅動CMOS門
3.6.2 用CMOS門驅動TTL門
3.7 本章小結
3.8 習題
第4章 組閤邏輯電路
4.1 概述
4.2 組閤邏輯電路的分析
4.2.1 組閤電路的分析步驟
4.2.2 組閤電路的分析舉例
4.3 組閤邏輯電路的設計
4.3.1 組閤電路的設計步驟
4.3.2 組閤電路的設計舉例
4.4 經典邏輯運算電路
4.4.1 半加器
4.4.2 全加器
4.4.3 全減器
4.5 代碼轉化電路
4.5.1 代碼轉化電路原理分析
4.5.2 代碼轉化電路的應用
4.6 數值比較電路
4.6.1 1位數值比較器
4.6.2 4位數值比較器
4.6.3 集成比較器的應用
4.7 編碼器和譯碼器
4.7.1 編碼器電路原理分析
4.7.2 編碼器的應用
4.7.3 譯碼器電路原理分析
4.7.4 譯碼器的應用
4.8 數據選擇器和數據分配器
4.8.1 數據選擇器原理分析
4.8.2 數據選擇器的應用
4.8.3 數據分配器原理分析
4.8.4 數據分配器的應用
4.9 競爭和冒險
4.9.1 競爭和冒險現象
4.9.2 險象的判定
4.9.3 險象的消除和減弱
4.10 組閤邏輯電路設計的優化問題
4.11 本章小結
4.12 習題
第5章 觸發器
第6章 同步時序邏輯電路
第8章 硬件描述語言Verilog HDL
第9章 脈衝波形的産生與整形
參考文獻
前言/序言
根據高等學校工科計算機專業“數字邏輯”課程教學大綱的要求,並考慮自控、信息、電子工程和通信等專業學習“數字邏輯”課程的需要,編者參考瞭眾多同類教材並結閤多年的教學經驗編寫瞭本書。
“數字邏輯”是計算機科學與技術和軟件工程(類)本、專科學生必修的一門重要專業基礎課。本課程的目的是使學生從瞭解數字係統開始,到熟練掌握組閤邏輯電路和時序邏輯電路的分析、設計方法,並能使用數字集成電路實現工程所需的邏輯設計,為數字計算機和其他數字係統的分析和設計奠定瞭良好的基礎。熟練掌握數字係統邏輯分析和設計的方法,對從事計算機軟硬件研製、開發和應用的工程技術人員是非常重要的。
數字集成電路是數字係統與計算機功能實現的基礎,將數字邏輯設計和數字集成電路結閤起來講授,既可使學生掌握數字邏輯器件的分析與設計方法,又可瞭解標準數字集成芯片的原理和使用方法,同時還可使學生瞭解數字集成器件的更新換代給數字係統分析和設計方法帶來的重大變化,進而適應並跟上數字技術的快速發展。
全書共分9章,第1章為數字邏輯基礎,介紹瞭數字係統中常用的數製及轉換、碼製和編碼。第2章為邏輯代數基礎,介紹瞭邏輯代數的基本定律規則,以及邏輯函數的錶示及邏輯函數的化簡。第3章為集成門電路,介紹瞭典型TTL門,以及CMOS門的結構和原理。第4章為組閤邏輯電路,介紹瞭組閤邏輯電路的分析和設計方法。以及典型組閤邏輯集成芯片的原理和應用。第5章為觸發器,介紹瞭各種觸發器的組成、原理和應用。第6章為同步時序邏輯電路,介紹瞭同步時序邏輯電路的分析和設計方法,以及中規模計數器的組成原理及應用。第7章為異步時序邏輯電路,介紹瞭脈衝異步時序邏輯電路和電平異步時序邏輯電路的分析和設計方法,以及集成異步計數器的原理和應用。第8章為硬件描述語言:Verilog HDI,介紹瞭Verilog HDI語言的語法、語句和結構,並介紹瞭使用Verilog HDI編程實現組閤邏輯電路和時序邏輯電路的方法和實例。第9章為脈衝波形的産生與整形,介紹瞭555時基電路、多諧振蕩器、單穩態觸發器及施密特觸發器的構成與工作原理。
本課程的先修課程是“電路與電子技術基礎”。本課程的參考課時為64學時,使用者可根據需要和具體情況對內容進行取捨。
本書由詹瑾瑜、江維和李曉瑜共同編寫,具體分工如下:第2、3、7、8、9章由詹瑾瑜編寫;第l章由江維編寫;第4、5、6章由李曉瑜編寫,全書由詹瑾瑜統稿。在編寫過程中得到瞭校內外同行的大力支持和關懷,本教材第2版主編武慶生老師十分關心本書的編寫和教學工作,並提齣瞭許多寶貴意見,對以上同行和同事的關心、支持、指導和幫助錶示衷心的感謝。
由於編者水平有限,書中難免有欠妥之處,敬請廣大讀者批評指正。
數字邏輯(第3版)/“十三五”普通高等教育規劃教材 下載 mobi epub pdf txt 電子書